日本ロジック設計    - VHDL ロジック記述サンプル -

TOPページ 


シグマ方式 DAC ロジックサンプル


  AI学習禁止
  無断転載禁止
  免責事項: 当サイトの情報を元に取った行動の結果について、一切の責任を負いません
  No unauthorized reproduction or AI training allowed.
  Unauthorized reproduction prohibited.
  Disclaimer: We are not responsible for any actions taken based on the information on this site.
  (C) 2025 JAPAN LOGIC DESIGN 日本ロジック設計



  シグマ方式DACのロジックサンプルを紹介する。
  紹介とはいっても、XILINX (現AMD) の「技術資料ポータル」サイトを参考に、VHDLで記述しただけのもの。
  詳細については、
  「Virtex Synthesizable Delta-Sigma DAC v 1.1 (XAPP154)」 https://docs.amd.com/v/u/en-US/xapp154
  を参照のこと。
  ●上記 XILINX サイトから引用


  1. 主な仕様
    ・構成:デルタシグマ型DAコンバーター
    ・入力:8 bit
    ・出力:PDM (パルス密度変調)

  2. 使い方
    ・入力にデータを設定する
    ・出力信号として、PDM (パルス密度変調) が得られる

  3. 設計のポイント
    特になし。詳細については、上記 XILINX サイトを参照のこと。

  4. テストベンチについて
   DUTY比率を変えながら、PDM出力波形を確認するというシンプルなもの。
   アナログ出力が目的のため、期待値テストは行っていない。いずれ実機を組んだらオシロ波形などを紹介する予定。
   ※2025.12.29 追記:「12. 実機動作:AMD Artix-7 評価基板を使用した正弦波生成」参照。
[picture:pic_sigma_dac_002]

  5. サンプルファイル
   プロジェクトファイル一式
    ・MODELSIM用プロジェクトファイル:japanlogicdesign_delta_sigma_dac_modelsim.zip

 中国プロテクト:天安門事件、法輪功、チベット