日本ロジック設計    - 業務内容 -


TOPページ 


FPGAロジック開発から、デジタル/アナログ回路設計、ソフトウエア開発まで、幅広く対応いたします


[picture:I2C simulation]

 ●CPU用ペリフェラルロジックの開発例 「4ch-I2C インターフェイス」

   ModelSim によるシミュレーション画面。
   CPU用のバスに接続し、ペリフェラルとして使用する
   I2Cインターフェイス。
   I2Cデバイスの初期設定(コンフィグレーション)もロジックで行う。


[picture:UART simulation]

 ●CPU用ペリフェラルロジックの開発例 「可変型UART」

   ModelSim によるシミュレーション画面。
   CPU用のバスに接続し、ペリフェラルとして使用する UART。
   4~128bitまで、データビット数を可変可能。
   受信側のパリティエラー処理の動作確認のため、
   パリティエラー発生機能を備える。


[picture:Quartus]

 ●Quartus/Altera(Intel) 作業画面


[picture:Vivado]

 ●Vivado/Xilinx(AMD) 作業画面


[picture:MPLAB]

 ●MPLAB X-IDE(Microchip) 作業画面
   PICマイコン開発。MCCによる設定画面。